# § 5.7 直接存储器存取DMA

- ♦ 1 DMA传输
- ◆ 2 DMA操作
- ◆ 3 DMA控制器
- ◆ 4 DMA系统
- ◆ 5 实模式下DMA应用程 序的开发

# 1. DMA传输

#### 1.1 DMA传输的特点

### DMA 传输数据的数率高

- ◇ DMA方式不用处理器干预,完成存储器与I/0间、存储器与存储器间的数据传送。
- DMA期间系统总线由DMA控制器模块控制(驱动)。
- DMA控制器模块提供系统的地址及控制信号。
- DMA控制器与处理器配合可实现系统的DMA功能。

## DMA传输方式实现:

存储器与外设、外设与外设、存储器与存储器之间直接交换数据,不需经过CPU的累加器中转,在传送过程中,不需CPU控制,由DMA控制器负责对DMA传送的全过程控制。

# 1.2 DMA传输的过程



# 2 DMA操作

#### 2.1. DMA 操作类型

DMA读: 从存储器读出 数据传输:

DMA写: 向存储器写入

以存储器为

参照点

> 数据校验: 过程同于发送,但不发读写控制信号。

数据检索:过程同于校验,但是在指定的内存区域内查找数据。

### 2.2 DMA操作方式

◆ 单字节方式: 每次DMA操作仅传送一个字节

❖ 连续(块字节)方式:每次DMA操作针对一个数据块

♣ 请求(询问)方式:外部有DMA请求时,DMA 才占用总线,实现块操作。

#### 单字节方式





### 请求方式



# 3 DMA控制器

3.1 DMA控制器在系统中的工作状态

- 1. DMA控制器的两种工作状态
- 1)被动态(DMA空闲周期)—— CPU控制总线,DMAC接受CPU对它的控制和指挥
- 2) 主动态(DMA有效周期)—— DMAC取得总线控制权,向存储器和外设发号施令

### 3.2 DMA控制器与CPU之间的总线控制权转移



## 3.3-3.4 DMA控制器 82C37A的外部特性 寄存器及编程命令

### 1. 特点:

- (1) 四个独立通道(可对4个I/O设备进行DMA服务)
- (2) 64KB寻址与计数能力
- (3) 数据传输率1.5Mb/s
- (4) 有级联方式和多种操作模式



图2 82C37A内部逻辑框图



Intel 82C37A可编程DMA控制器框图

| (2000) |                   |                         | 14000683 |
|--------|-------------------|-------------------------|----------|
| _1     | ĪOR \             | A 7                     | 40       |
| 2      | <del>IOW</del>    | A 6                     | 39       |
| 3_     | MEMR              | A 5                     | 38       |
| 4      | MEMW              | $A_4$                   | 37       |
| 5      | NC                | $\overline{\text{EOP}}$ | 36       |
| 6      | READY             | A <sub>3</sub>          | 35       |
| 7      | HLDA              | $A_2$                   | 34       |
| 8_     | ADSTB             | $A_1$                   | 33       |
| 9      | AEN               | $A_{o}$                 | 32       |
| 10     | HRQ 820           | C37A Vcc                | 31       |
| 11_    | CS                | DB <sub>o</sub>         | 30       |
| 12     | CLK               | $DB_1$                  | 29       |
| 13     | RESET             | $DB_2$                  | 28       |
| 14     | DACK 2            | $DB_3$                  | 27       |
| 15     | DACK 3            | DB <sub>4</sub>         | 26       |
| 16     | DREQ3             | DACK.                   | 25       |
| 17     | DREQ <sub>2</sub> | DACK <sub>1</sub>       | 24       |
| 18     | DREQ              | DBs                     | 23       |
| 19     | DREQ              | DB <sub>6</sub>         | 22       |
| 20     | GND               | DB <sub>7</sub>         | 21_      |

### ◆ 82C37A组成说明:

- ▶ 82C37A有四个独立通道。
- ➤ 每个通道都有各自的4个寄存器: 16位基地址REG, 16位当前地址REG; 16位基字节计数器, 16位当前字节计数器。
- 四个通道公用控制寄存器,状态寄存器,屏蔽寄存器,请求标志寄存器及暂存器,各寄存器均为8位。

### ◆ 8237A引线说明:

► DB7-DB0: 双向数据总线。

8237A为从模块时为数据线:

被处理器编程或读状态,传输数据或命令字。

8237A为主模块时为地址和数据分时复用线:

地址线:访问存储器的高8位地址A15-A8,

数据线: 在存储器到存储器传送操作时, 经

DB7-DB0,将存储器数据送8237A暂存器。

> READY: 输入,准备就绪,主模块时控制总线周期的长度,与慢速设备同步。

- A3-A0: 地址线,双向。8237A为从模块时为输入,处理器寻址8237A;8237A为主模块时输出低4位地址。
- ► A7-A4: 地址线,主模块时输出A7-A4。
- ▶ CS: 片选, 从模块时处理器用来寻址8237A。
- ▶ IOR, IOW: I/0读写控制,双向。

8237A在从模块时为输入,

在主模块时为输出。

- ▶ HRQ: 8237A向处理器发出的总线请求信号。
- ► HLDA: 处理器发给8237A的总线请求响应信号。
- ➤ AEN, ADSTB: 输出, 8位地址锁存允许及选通。 在主模块时允许外部锁存器锁存8237A的高8 位地址。
- ▶ MEMR#,MEMW#:輸出,存储器读写控制, 主模块时送存储器。

- ▶ RESET: 输入,复位信号,复位时屏蔽寄存器 置1,其它寄存器置0。
- ▶ EOP#: 双向。

输出时,表明内部通道传送结束; 输入时,表明外部强迫DMA传送停止。

- ▶ DREQO—DREQ3: I/O设备DMA请求输入信号。
- ▶ DACKO-DACK3: 输出DMA请求的响应。

### 82C37A寄存器端口地址

| र्गा। ट्र   |    | <b>I/O</b> □ | 寄存器                   |                       |
|-------------|----|--------------|-----------------------|-----------------------|
| 端<br>口<br>口 | 道道 | 地址           | 读( <mark>IOR</mark> ) | 写( <mark>IOW</mark> ) |
| DMA+0       | 0  | 00           | 读通道0的当前地址寄存器          | 写通道0的基地址与当前地址寄存器      |
| DMA+1       | 0  | 01           | 读通道0的当前字节计数寄存器        | 写通道0的基字节计数与当前字节计数寄存器  |
| DMA+2       | 1  | 02           | 读通道1的当前地址寄存器          | 写通道1的基地址与当前地址寄存器      |
| DMA+3       | 1  | 03           | 读通道1的当前字节计数寄存器        | 写通道1的基字节计数与当前字节计数寄存器  |
| DMA+4       | 2  | 04           | 读通道2的当前地址寄存器          | 写通道2的基地址与当前地址寄存器      |
| DMA+5       | 2  | 05           | 读通道2的当前字节计数寄存器        | 写通道2的基字节计数与当前字节计数寄存器  |
| DMA+6       | 3  | 06           | 读通道3的当前地址寄存器          | 写通道3的基地址与当前地址寄存器      |
| DMA+7       | 3  | 07           | 读通道3的当前字节计数寄存器        | 写通道3 的基字节计数与当前字节计数寄存器 |
| DMA+8       |    | 80           | 读状态寄存器                | 写命令寄存器                |
| DMA+9       |    | 09           |                       | 写请求寄存器                |
| DMA+10      | 公  | 0A           |                       | 写单个通道屏蔽寄存器            |
| DMA+11      |    | 0B           |                       | 写工作方式寄存器              |
| DMA+12      | 用  | 0C           |                       | 写清除先/后触发寄存器*          |
| DMA+13      |    | 0D           | 读暂存寄存器                | 写总清命令*                |
| DMA+14      |    | 0E           |                       | 写清四个通道屏蔽寄存器命令*        |
| DMA+15      |    | 0F           |                       | 写置四个通道屏蔽寄存器           |

<sup>\*</sup> 为软命令

### 1. 命令寄存器:只写不读,用来控制8237A的操作。

格式(写8号端口)



#### 2. 工作方式寄存器(写OB端口): 工作方式的设定:

用于设置DMA的操作类型、操作方式、地址改变方式、自动预置, 以及选择通道。



例1. 用通道2 (D1D0=10), 单字节传送 (D7D6=01), 地址增1 (D5=0), 不用自动预置 (D4=0), 写出方式控制字。

解:方式控制字

DMA写(存储器) 01000110 = 46H 读盘

DMA读(存储器) 01001010 = 4AH 写盘

校验 01000010 = 42H 校验盘

- 3. 地址寄存器:
- ▶基地址寄存器
  - 16位,存放DMA传送的内存首址,传送过程中内容不变。只能写不能读
- > 当前地址寄存器:
  - 16位,可读可写。存放DMA传送过程中的内存地址,在每次传送后地址增1或减1,它的初值与基地址寄存器的内容相同。

- 4. 字节计数寄存器
- ▶ 基字节计数寄存器:
  - 16位,只能写不能读,存放DMA传送的总字节数,传送过程中基字节数计数器内容不变。计数总字节数(N-1)。
- > 当前字节计数器:
  - 16位,可读可写。存放DMA传送过程中 没有传送完的字节数。

5. 请求寄存器: 只写不读。软件启动**DMA**请求,用于存储器与存储器之间传送。

格式(写9号端口)



6. 屏蔽寄存器: 只写不读。用来禁止或允许通道的DMA请求

有两种屏蔽命令对应两个屏蔽寄存器:

a. 单通道屏蔽寄存器(OAH 端口)

格式 **D6 D3 D2**  $\mathbf{D0}$ **D5 D4 D1 D7** 通道选择 不用 Channel 0 **Channel 1** 允许 0 **Channel 2** 1 屏蔽 Channel 3

MOV AL, 00000010 B ; 开放通道2, 作为响应软盘的DMA请求 OUT DMA+0AH, AL

#### b. 4个通道屏蔽寄存器(写0FH 端口)



例如:将00000100写入0FH端口,

MOV AL, 00000100B

OUT DMA+0FH, AL ; 将允许(开放) 0,1,3 号通道, 屏蔽2号通道 00000100B 若写入0AH 端口仅屏蔽0 号通道。

向OEH 端口写一个任意字时,将开放所有通道: OUT DMA+0EH, AL

7. 状态寄存器: 读08H号端口,将得到状态寄存器的8位值,可监测运行状态。

格式(读8号端口)



# 8. 暂存寄存器

❖用于存储器对存储器传输时,暂时保存从源 地址读出的数据。RESET信号和总清除命令 可清除暂存寄存器的内容。

- 9. 软命令(3个) 与端口号有关,与DB线上的内容无关。
- (1)清先/后触发器(向0CH地址写一任意值) 用来对16位的寄存器访问次序进行控制: 清除字节指针,使将装入的顺序为:先LSB,后MSB。

0:访问低8位字节1:访问高8位字节

MOV A { , 0AAH ; AL为任意值 OUT (DMA+12), AL ; 置先/后触发器为0态

- 对DMA+0H—7H端口每访问一次,该触发器就反转
- ●向DMA+0CH端口写一个任意值,将对该触发器清"0"

(2) 总清除命令(向ODH地址写任意值)

屏蔽寄存器为1,其它寄存器为0。

(称软件复位)

MOV AL, 0BBH ; AL为任意值

**OUT** (DMA+13), AL ; 总清命令端口

(3)清屏蔽寄存器命令(向OEH地址写任意值)清除4个通道的 屏蔽位。

MOV AL, OCCH ; AL为任意值

**OUT (DMA+14)**, **AL** ; 清屏蔽寄存器命令端口

### 3.5 DMA控制器82C37的工作时序

◆8237A-5 有7种状态周期:

 $S_1$   $S_0$   $S_1$   $S_2$   $S_3$   $S_4$  和  $S_W$ 

被动态 (空闲周期)



主动态 (有效周期)

1. 空闲周期S<sub>I</sub>

上电后,未编程前,还没有DMA请求,进入空闲周期S<sub>I</sub>,DMA处于被动工作方式,CPU可对DMAC编程。

### 2. 过渡状态S<sub>0</sub>

若检测到DREQ请求,DMAC即向CPU发出总线请求信号HRQ。并且,DMAC从 $S_1$ 状态跳入 $S_0$ 状态,并重复执行,直到收到HLDA信号(CPU)进入 $S_1$ 状态,DMAC从被动态→主动态。

- 3. DMA有效周期(S1~S4)
- ① 在CPU的回答信号HLDA到达后,DMAC进入有效周期开始传送数据。
- ②一个完整的传送周期包括S1, S2, S3和S4四个周期,如果I/O速度跟不上,可在S3和S4之间插入等待周期SW。

- a) S<sub>1</sub>周期:更新高8位地址。A<sub>8</sub>~A<sub>15</sub> DMAC在S<sub>1</sub>状态发出地址允许AEN和ADSTB信号,将高8位地址A<sub>8</sub>~A<sub>15</sub>送到数据总线上DB<sub>0</sub>~DB<sub>7</sub>上。
- b) S<sub>2</sub>周期:完成DMA的响应工作
  - ①输出16位地址到RAM,
  - ②向I/O发请求回答信号DACK,准备传送数据。
- c) S<sub>3</sub>周期: 读周期

发出MEMR(DMA读)或IOR(DMA写)命令,从内存或I/O准备传送数据。

d) S<sub>4</sub>周期: 写周期

发IOW (DMA读) 或MEMW (DMA写) 命令, 将数据写到RAM或I/O接口。

在PC例中,用于动态RAM刷新的通道0

0通道: 有S<sub>1</sub>~S<sub>4</sub> 4个周期为840ns

其他:  $S_1 \sim S_3$ ,  $S_W$ ,  $S_4$  5个周期为 1.02 $\mu$ s

## 二、DMA有关的时序 (P304 图5.65)





内部状态流程图

## 4 DMA系统

## 4.1 DMA控制器与微处理器的接口



## 4.2 DMA控制器与IO电路的接口



## 4.3 DMA系统中对存储器和IO设备的寻址

DMA控制器 (DMAC) 有效地址的生成

有效地址: 是指当DMAC取得总线控制权后, 作为系统主 控制器, 如何向存储器和I/0设备发地址信号

- 1. 如何扩展82C37A的寻址空间
  - (1) DMAC只能提供16位地址

A<sub>0</sub>~A<sub>7</sub>(低8位) DB<sub>0</sub>~DB<sub>7</sub>(高8位)

- (2) 20位地址总线的系统
- ① DMAC提供16位A<sub>0</sub>~A<sub>15</sub>
- ②页面地址寄存器4位, A16~A19
- (3) 24位地址总线的系统
- ①DMAC提供16位
- ②页面地址寄存器8位(A16~A23)

## 4.3 DMA系统中对存储器和IO设备的寻址

- (3) 32位地址总线的系统 【① DMAC提供16位A₀~A₁₅
  - ②页面地址寄存器16位, A16~A31

2. 如何对I/0设备寻址

DMA控制器提供DACK信号来取代I/O设备地址选择

DACK信号、RD、WR信号同时有效,就能完成对I/O设备端口的读/写操作,而与I/O设备的端口地址无关



图4.5 PC系列DMA系统逻辑框图



图4.5 PC系列DMA系统逻辑框图

# 级联 方式示意图



#### 2. 双片使用

32位微机使用2片82C37A,并在芯片组82801BA中,集成了两片82C37A.

2片8237DMAC支持7个DMA通道传送。



只能在偶地址编程, 其起始端口定为00C0H, 每个端口地址间隔为2

#### 5.2 DMA编程的步骤

#### 1. 向命令寄存器写入命令字

确定DMA传输的对象(存储器—存储器/存储器—I/O)、工作时序、优先级排队方式、DREQ和DACK的有效逻辑电平,以及是否处于允许工作状态。

#### 2. 向屏蔽寄存器写入屏蔽字

为了防止正在进行初始值设置期间,由于外部另有DMA 请求打断尚未完成的初始值设置而出错,在初始值设置之前必须 先屏蔽正在初始值设置的通道,待初始值设置结束后再解除该通 道的屏蔽。

#### 3. 向方式寄存器写入方式字

确定DMA传输的操作类型、操作方式、地址改变方式、自动预置及通道选择。

#### 5.2 DMA编程的步骤

### 4. 置先/后触发器为0态

执行一条软命令,即对82C37A的口地址+0CH,写入任何数据,可置先I后触发器为0态,为初始化地址寄存器和字节计数寄存器做准备。

## 5. 写基地址寄存器和基字节计数寄存器

把DMA传输的存储器首地址写入基地址寄存器和当前地址寄存器,

并把要传输的字节数减1,写入基字节计数寄存器和当前字节计数寄存器。

#### 5.2 DMA编程的步骤

## 6. 解除屏蔽

初始值设置的最后,需向通道的单个屏蔽寄存器或4个屏蔽寄存器写入解除屏蔽的命令字,即可开放相应通道的DMA请求,以响应DMA请求,进入DMA传输周期。

## 7. 通过请求寄存器申请DMA传输

如果DMA传输的请求不是由外部硬件产生,而采用软件申请DMA传输,则在完成通道初始值设置后,在程序的适当位置向请求寄存器写入D2~D0=1××的命令字,即可以启动相应通道进行DMA传输。

例如,在存储器到存储器之间的DMA传输,就是采用软件申请DMA传输的。

三、系统中应用举例

通道O: DRAM刷新,

8253 OUT1定时15 μ s产生

通道1: 给用户用,

页面寄存器地址为83H

通道2: 软驱用,页面寄存器地址为81H

通道3: 硬盘用,页面寄存器地址为82H

8237只有16位地址线,产生A<sub>15</sub>~A<sub>0</sub>, 20 位地址的高4位实现写在页面寄存器中 页面寄存器:存储DMA地址A<sub>19</sub>~A<sub>16</sub>,用OUT指令写,接收数据总

线上D3~D0的数据

<u>例如: MOV AL</u>, 08

OUT 83H, AL

设置通道1页面地址为80000H。

# 8237 应用举例 P310--311

OUT OCH, AL ; 清除 高/低触发器

MOV AL, 0

OUT 02, AL

OUT 02, AL

MOV AL, 8 ; 页面地址

OUT 83H, AL

: 低位地址 00H

: 高位地址

;通道1页面寄存器

: 得内存起始地址 80000H

MOV AX, 300H

:传输字节数

CDEC AX

OUT 03, AL

:写通道1字节数低位

MOV AL, AH

OUT 03, AL

MOV AL, 49H

;写通道1字节数高位

;通道1模式字:单字节读,地址加

OUT OBH, AL ;写模式寄存器

MOV AL, 49H ; 命令字: DACK、DREQ低有效

: 正常时序,固定优先权

OUT 08H, AL ;写命令字

MOV AL, 1 ;清除通道1的屏蔽

OUT OAH, AL ;写屏蔽寄存器

WAITF: IN AL, 08 ; 读状态寄存器

AND AL, 2 ; 00000010B 通道1传输完成否

JZ WAITF ; 没完成则等待

MOV AL, 5 ; 00000101B 恢复通道1的屏蔽

OUT OAH, AL ;写屏蔽寄存器

• • • • • •

将内存起始地址为80000H的300H字节的内容经通道1直接输出给外部设备